
Marc DURANTON
CEA
- Fonction
- Research Fellow
- Biographie
- Marc Duranton est Senior Fellow du CEA et membre de la division Systèmes numériques et Circuits intégrés du CEA, où il est impliqué dans les réalisations (accélérateurs matériels et outils logiciels) pour l'intelligence artificielle, pour les systèmes cyber-physiques et pour les systèmes distribués de l'IoT au HPC. Il a précédemment travaillé chez Philips et NXP où il a dirigé le développement de la famille de puces L-Neuro, des processeurs numériques utilisant des réseaux de neurones artificiels, et de plusieurs coprocesseurs vidéo pour le processeur VLIW TriMedia. Il s'intéresse au calcul à haute performance, à l'apprentissage profond, aux systèmes d'intelligence artificielle distribués et embarqués, aux paradigmes émergents pour les systèmes informatiques, au calcul distribué et fédéré, aux modèles de calcul et de communication avec garanties temporelles. Il est en charge des activités de la feuille de route de la communauté HiPEAC ( https://www.hipeac.net/vision/ ) et est impliqué dans l'agenda stratégique de recherche et d'innovation des composants et systèmes électroniques (ECS SRIA) et dans le SRA de la plateforme technologique européenne pour le calcul à haute performance (ETP4HPC SRA).
Intervient sur
Components for digital power: effervescence, divergences, convergences?
ATELIER
05/22/2025
|
09:30 - 11:30
|
PAVILLON CYPRÈS